本实用新型提供一种具备自适应缓存的多目成像电路,解决现有多目成像系统集成度低、电源功耗高;需要上位机软件对多路独立相机进行协同控制,增加上位机软件开发成本且控制较为繁琐;针对不同积分时间,各探测器无法任意设定曝光起始时刻的问题。该电路包括FPGA、乒乓缓存器、数据输出接口、电源管理模块和N片CMOS探测器;FPGA与N片CMOS探测器分别连接;FPGA内设有N个缓存FIFO,分别存储N片CMOS探测器输出的原始图像信号;乒乓缓存器包括采用乒乓缓存方式的2个DDR缓存,每个DDR缓存包括N个缓存区,用于分别缓存N个缓存FIFO的图像数据;FPGA用于将DDR缓存的N个图像数据进行图像拼接,得到完整多目拼接图像;数据输出接口与FPGA连接,用于输出多目拼接图像。
院属单位:中国科学院西安光学精密机械研究所
联系人:夏璞
联系方式:18591799623


